關鍵詞:擦除退化 閃存 氧化層陷阱 可靠性 階梯脈沖電壓
摘要:隨著制造工藝進入65 nm節點,閃存的可靠性問題也越來越突出,其中閃存芯片擦除速度隨著擦寫循環的增加出現明顯退化。該文從單個存儲器件的擦寫退化特性入手,詳細討論了隧穿氧化層缺陷的產生原因、對器件性能的影響及其導致整個芯片擦除時間退化的內在機理,并提出針對性的優化方案:采用階梯脈沖電壓擦寫方式減緩存儲單元退化;對非選中區塊進行字線浮空偏置以抑制擦除時的陣列干擾。該文基于65 nm NOR Flash工藝平臺開發了128 Mb閃存芯片,并對該方案進行了驗證,測試結果表明,采用優化設計方案的芯片經過10萬次擦寫后的Sector擦除時間為104.9 ms,較采用常規方案的芯片(大于200 ms)具有明顯的提升。
電子科技大學學報雜志要求:
{1}參考文獻是論文中引用的觀點、數據和材料等內容的出處,用帶方括號的數字(如[1])按順序編碼標明,并與文末編碼對應。
{2}審稿機制:本刊實行雙向匿名審稿制度。
{3}來稿選題應具有問題意識,有的放矢;論點要正確,結構要合理,論證要充分,數據和資料要詳實可靠,文字表達要精煉準確。
{4}中文標題一般不超過20字,正文層次標題應簡短明確,可不編號;如需編號,各層次一律用大寫數字連續編號,依次為:一、(一)、1、(1)等。
{5}論文所涉及的研究如果得到國家或部、省級以上基金資助,應腳注于文題頁左下方,如:“基金項目:國家自然科學基金面上項目(編號)”,并附基金資助證書復印件。
注:因版權方要求,不能公開全文,如需全文,請咨詢雜志社