關鍵詞:集成電路設計 fpga memcached 加速 低延遲
摘要:作為一種高性能內存鍵值緩存系統,Memcached 對于提升 Web 服務質量至關重要并已廣泛部署。因其基于 x86 架構的傳統實現,在延遲和功耗等方面的問題日益顯現,對其進行軟件調優或硬件加速的嘗試不斷出現。研究基于 FPGA 的 Memcached 加速技術,與以往的研究相比,在系統結構和加速方案上,更注重可部署性。原型系統表明該系統的請求延遲降低至 3.2 μs,相比軟件實現降低一個數量級,可實現 Memcached 請求 10 Gbps 線速處理。
集成電路應用雜志要求:
{1}插圖和照片按先后次序統一編號。表格應采用三線表,放在首次提到該表的正文后面。
{2}來稿應嚴謹遵守學術規范,內容表述清晰,語言流暢通達,邏輯嚴密。
{3}請勿一稿多投,自投稿之日起1個月內未收到采用意見,作者可自行處理。
{4}正文標題:內容應簡潔、明了,層次不宜過多,層次序號為一、(一)、1、(1),層次少時可依次選序號。
{5}來稿請附作者姓名、出生年月、性別、籍貫、單位,職務、學位、研究方向及詳細通訊地址、郵政編碼、電話、電子郵箱等。
注:因版權方要求,不能公開全文,如需全文,請咨詢雜志社