關鍵詞:現場可編程門陣列 時間數字轉換技術 系統偏差 準確度
摘要:隨著TDC(time-to-digital converter)技術的廣泛應用,對其精度的要求也越來越高。系統偏差作為TDC測量中不可避免的誤差,通常由硬件結構、電路走線、測量過程等過程引入,其是否可以被有效修正直接影響著測量精度。為此,分析了基于FPGA(field-programmable gate array)的時間間隔測量的工作原理及系統組成,并搭建了硬件測試平臺,進行了一系列時間間隔測量實驗及系統偏差分析,結合FPGA測量原理,繪出了系統偏差修正方案并評估了時間間隔測量精度的影響。實驗表明,建立有效的一次模型對測量結果進行擬合并對測量結果進行修正,可以將系統偏差控制在100ps以下,提高TDC測量準確度。
時間頻率學報雜志要求:
{1}省部級以上任何一種基金資助項目,請注明基金號,放入Acknowledgement欄目中。
{2}請自留底稿,不采用的稿件及圖片一般不寄還。
{3}來稿子標題的層級序號。標題層次不宜太多,建議文內標題層次為四級:一、(一)、1.、(1)。
{4}摘要字數請控制在150~ 400字之間,并有對應的英文。
{5}稿件包含中文標題、摘要、關鍵詞、正文等內容,并請在正文后附作者姓名、民族、職務、職稱、單位、地址、聯系電話和電子郵箱等信息。
注:因版權方要求,不能公開全文,如需全文,請咨詢雜志社